威盛电子 2021 技术面试题

小编:管理员 1724阅读 2021.10.10

第1题:

一个二路选择器,构成一个4路选择器,满足真值表要求 



第2题:

已知A,B,C三个信号的波形,构造一个逻辑结构,使得从AB可以得到C,并且说明如何避免毛刺 



第3题:

169.6875转化成2进制和16进制 



第4题:

阐述中断的概念,有多少种中断,为什么要有中断,举例 



第5题:

写你最近遇到的一个问题及解决方法,可以是工作上和生活上的任何事情英文做答



第6题:

设计一个全加器 



第7题:

用CMOS技术画出用verilog表示的z=s?A:B的结构图。 



第8题:

给一个黑匣子,有输入X,时序CK,输出Y,给定settime Y和xxxtime Z,问Y或者Z或者 Y+Z能否为negative time,why?



第9题:

设计一个自动售货机系统,卖soda水的,只能投进三种硬币,要正确的找回钱数给出详细的设计步骤和方法,画出框图



第10题:

 一个四级的Mux,其中第二级信号为关键信号如何改善timing 



第11题:

解释setup和hold time violation,画图说明,并说明解决办法。 



第12题:

说说静态、动态时序模拟的优缺点。 



第13题:

用一种编程语言写n!的算法。 



第14题:

画出CMOS的图,画出tow-to-one mux gate。 



第15题:

说出你的最大弱点及改进方法。说出你的理想。说出你想达到的目标。题目是英文出的,要用英文回答。



第16题:

 画一个CMOS的二输入与非门 



第17题:

画CMOS的反相器,Vo-Vi图,指出其中NMOS和PMOS的工作区。 



第18题:

 画六个寄存器组成的RAM,说明哪些是存数据,哪些是time control line 



第19题:

 仲裁器的两种模式算法。设计一个有三个设备的仲裁机制,画图说明,可以用自然语言



第20题:

 序列检测。输出脉冲。



第21题:

可控制信号检测机制,一个组合逻辑,就是与非门、或非门的一个组合逻辑。根据图示,写出一组输入信号,和预期输出信号。



第22题:

可控制信号检测机制,一个组合逻辑,就是与非门、或非门的一个组合逻辑。根据图示,写出一组输入信号,和预期输出信号。



第23题:

用perl或TCL/Tk实现一段字符串识别和比较的程序.



第24题:

 画出一种CMOS的D锁存器的电路图和版图. 



第25题:

 解释setup time和hold time的定义和在时钟信号延迟时的变化. 



第26题:

解释latch-up现象和Antenna effect和其预防措施. 


关联标签: